TTL门和CMOS门悬空引脚如何处理?

如题所述

TTL门的输入引脚可以悬空,悬空状态的输入相当于高电平输入。CMOS输入引脚不能悬空,应接高电平或0。

TTL和COMS电路比较:  

1、TTL电路是电流控制器件,而coms电路是电压控制器件。  

2、TTL电路的速度快,传输延迟时间短(5-10ns),但是功耗大。  

3、COMS电路的速度慢,传输延迟时间长(25-50ns),但功耗低。  

4、COMS电路的供电电压高于TTL电路,也就是可以工作在较宽的电压范围之内。

扩展资料:

CMOS使用注意事项:

1、COMS电路时电压控制器件,它的输入总抗很大,对干扰信号的捕捉能力很强。所以,不用的管脚不要悬空,要接上拉电阻或者下拉电阻,给它一个恒定的电平。

2、输入端接低内组的信号源时,要在输入端和信号源之间要串联限流电阻,使输入的电流限制在1mA之内。

3、当接长信号传输线时,在COMS电路端接匹配电阻。

4、当输入端接大电容时,应该在输入端和电容间接保护电阻。电阻值为R=V0/1mA.V0是外界电容上的电压。

参考资料来源:百度百科-CMOS电路

参考资料来源:百度百科-TTL电路

温馨提示:内容为网友见解,仅供参考
第1个回答  2019-06-18

TTL门的输入引脚可以悬空,悬空状态的输入相当于高电平输入。CMOS输入引脚不能悬空,应接高电平或0。两种电路的没用的输出均可以悬空或连接合适的负载。

根据门电路的相关逻辑关系,对其输出存在较大影响的输入引脚应尽可能连接到稳定的电平上,大致可分为以下几种情况:

1、TTL门电路一般由晶体三极管电路构成。对于TTL电路多余输入端的处理,应采用以下方法:

(1)TTL与门和与非门电路:

将多余输入端接高电平,即通过限流电阻与电源相连接;

根据TTL门电路的输入特性可知,当外接电阻为大电阻时,其输入电压为高电平,这样可以把多余的输入端悬空,此时输入端相当于外接高电平;通过大电阻接地,这也相当于输入端外接高电平;

若TTL门电路的工作速度不高,信号源驱动能力较强,多余输入端也可与使用的输入端并联使用。

(2)TTL或门、或非门:

接低电平或者接地;

由TTL输入端的输入伏安特性可知,当输入端接小电阻时输入端的电压很小,相当于接低电平,所以可以通过接小电阻到地。

2、CMOS 门电路一般是由MOS管构成,在使用CMOS门电路时输入端特别注意不能悬空

(1)与门和与非门电路:多余输入端应采用高电平,即可通过限流电阻接电源。 

(2)或门、或非门电路:多余输入端的处理方法应是将多余输入端接低电平,即通过限流电阻接地。

扩展资料

MOS电路输入引脚不能悬空,TTL电路需要慎重选择大电阻原因如下:

MOS电路是电压型的器件,CMOS电路的输入端对电压敏感,任何悬空的引脚上的电压将受外界的影响而变成不定态。不用时必须接地 或 接VCC.
TTL电路中是BJT,其正常工作要有一定的电流偏置。输入电流太小则不能提供BJT状态翻转的必要工作条件。

CMOS输入若悬空,工作中可能会积聚电荷,使得输入管脚电压升高。当改电压升高到一定值(约vcc/2)时,上下管会同时导通,大电流从VCC直接灌入GND,导致器件的损坏,所以很多CMOS器件的输入管脚内都配置成弱上拉/弱下拉。

COMS电路输入端是场效应管,他的输入阻抗相当大,如果输入开路机会感应很高的电压将管子击穿。TTL电路内部是普通的PN结做的,他的输入阻抗较小,如串大电阻输入信号就不够

本回答被网友采纳
第2个回答  推荐于2017-09-07

    TTL门电路一般由晶体三极管电路构成。对于TTL电路多余输入端的处理,应采用以下方法:

      TTL与门和与非门电路:

        将多余输入端接高电平,即通过限流电阻与电源相连接;

        根据TTL门电路的输入特性可知,当外接电阻为大电阻时,其输入电压为高电平,这样可以把多余的输入端悬空,此时输入端相当于外接高电平;

        通过大电阻(大于1kΩ)到地,这也相当于输入端外接高电平;

        当TTL门电路的工作速度不高,信号源驱动能力较强,多余输入端也可与使用的输入端并联使用。

      TTL或门、或非门:

        接低电平;

        接地;

        由TTL输入端的输入伏安特性可知,当输入端接小于IKΩ的电阻时输入端的电压很小,相当于接低电平,所以可以通过接小于IKΩ(500Ω)的电阻到地。

    CMOS 门电路一般是由MOS管构成,在使用CMOS门电路时输入端特别注意不能悬空

      与门和与非门电路:多余输入端应采用高电平,即可通过限流电阻(500Ω)接电源。 

       或门、或非门电路:多余输入端的处理方法应是将多余输入端接低电平,即通过限流电阻(500Ω)接地。

第3个回答  2011-06-26
TTL门的输入引脚可以悬空,悬空输入是高电平.CMOS输入不用的引脚应接高电平或0.两种电路的没用的输出,悬空.本回答被提问者采纳

TTL门和CMOS门悬空引脚如何处理?
TTL门的输入引脚可以悬空,悬空状态的输入相当于高电平输入。CMOS输入引脚不能悬空,应接高电平或0。TTL和COMS电路比较:1、TTL电路是电流控制器件,而coms电路是电压控制器件。2、TTL电路的速度快,传输延迟时间短(5-10ns),但是功耗大。3、COMS电路的速度慢,传输延迟时间长(25-50ns),但功耗低。

为什么逻辑门芯片引脚悬空时相当于接入高电平??
1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。2、OC门电路必须加上拉电阻,才能使用。3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。4、在COMS芯片上,为了防止静电造...

...什么电平?多余的输入端,在实际连接中应如何处理?
值得注意的是,TTL门电路的工作电压通常为5V,所以其电平标准是基于这个电压。相比之下,CMOS电路的电源工作电压范围较宽,可以从3V到18V,具体输入输出电平会根据实际的电源电压来确定。例如,如果电源电压是12V,那么CMOS的输入输出电平就需要适应这个电压范围的要求。总结来说,对于TTL电路,悬空输入端代表...

...什么电平?多余的输入端,在实际连接中应如何处理?
TTL或非门接地处理,TTL与非门可以悬空或接高电平。首先TTL与非门的两个输入端是一个具双发射极的三极管,悬空端A的电平受另一个输入端B钳制,因为它们是有同一个基极C,电压为B+0.7,A=C-0.7=B;Y=(AB)'=(BB)'=B'=(1B)'=B';所以选空端相当于接高电平。

与门和或门多余输入端的处理方法?
这要看你用的数字IC是TTL还是CMOS,对于TTL与门多余端可以悬空(默认逻辑1),或门则可将多余端接地,CMOS的空余端可与其它引脚并接或接Vcc。

三极管非门电路的输入端悬空计算的时候应该怎么处理
TTL电路的输入端悬空时为高电平,这是由于TTL门内部电路输入端为拉电流输入方式,所以TTL型门电路输入端悬空时为高电平。而CMOS型门电路必须接固定电平方可,因为COMS型电路的输入电路相当高,很容易受到干扰,电平不确定。--- 米德电子-Mide Technology研发中心 http:\/\/www.csmide.cn --- ...

TTL门电路输入端在什么条件下允许悬空?为什么?
TTL 输入阻抗不算高,在不影响逻辑关系的条件下,多余的端子可以悬空,但是这样做不是好习惯 。如:Y = ABCD ,实用只有2个输入信号,C、D 悬空 ,C = D = 1 ,Y = AB ,不影响逻辑关系。把 C 、D 通过电阻接 +5V 最佳。Y = A+B+C+D ,多余输入端就应该接地,悬空则 Y = 1 ≠ ...

芯片输入端引脚悬空时该引脚输入是高电平还是低电平?
下拉电阻,就是把电压拉低,拉到GND 刚上电的时候,端口电压不稳定,为了让他稳定为高或低,就会用到上拉或下拉电阻。有些芯片内部集成了上拉电阻,所以外部就不用上拉电阻了。但是有一些开漏的,外部必须加上拉电阻。引脚悬空时候的高低电平,需要根据生产厂家的决定和芯片的特性而定。

数电经典面试题88问(二)
OD门为漏极开路门电路,需外接上拉电阻和电源使用。开漏电路具有驱动能力提升、减少内部驱动、形成与逻辑关系以及适应不同电源电压等特性。74HC系列芯片的多余引脚处理方法:对于不使用的输出悬空;对于输入端,根据电路逻辑关系判断,可能接高电平、地或悬空。TTL与非门和CMOS门的多余引脚处理:TTL与非门在...

TTL门电路的无用端是否能悬空或接高电平?为什么??
使电路产生误动作;而且悬空时也极易使栅极感应静电,造成栅击穿。对于多余的输入端要根据电路的功能分别处置:与门和与非门的多余端应接高电平;而或门和或非门的多余端应接低电平。如果电路的工作速度不高,功耗也不需要特别考虑时,也可将多余端与使用端并接。参考资料:《CMOS集成电路》...

相似回答