Xilinx V5 的普通IO速度最高能达到多少hz?跟型号有关吗?

datasheet里找了半天都找不到相关介绍,各位大侠帮帮忙啊,小弟愚钝,最好告我在datasheet的哪一节有介绍。
BTW,这个跟选用的电平标准有关吗?
有帮忙就给分哦~~

普通IO也叫selectIO,区别GTP等高速的rocketIO。普通IO的速率和型号有关,同一种型号的IO速率和IO配置成的电平类型有关。查阅官网DS(famaliy overview)手册:
SelectIO Technology
• Wide selection of I/O standards from 1.2V to 3.3V
• Extremely high-performance − Up to 800 Mb/s HSTL and SSTL (on all single-ended I/Os) − Up to 1.25 Gb/s LVDS (on all differential I/O pairs)
• True differential termination on-chip
• Same edge capture at input and output I/Os
• Extensive memory interface support
,最高可达800MHz单端,1.25GHz差分。型号里面有速率等级参数(-1,-2,-3),三种等级。每种等级的速率参考DS(DC and switching characteristics).
温馨提示:内容为网友见解,仅供参考
第1个回答  2013-05-30
The I/O clock buffer (BUFIO) is a clock buffer available in Virtex-5 devices. BUFIO is used to drive the I/O logic using the clock capable I/O.在Virtex-5 FPGA User Guide 41页左右有IO时钟的说明。具体达到多高看具体芯片以及你的设计,你综合后看下时序报告就知道你支配IO口的时钟跑多高。理论上就是你驱动该端口的时钟决定的。BTW是什么就不知道了。追问

那时钟也不能无限快吧?否则管脚输出data就会失真吧。我目前还在选型,想要传输480Mbps的data rate(单端信号,所以不能选GTP)。所以我想知道PIN IO最快的data rate极限能达到多少?有方法能知道吗?

追答

有个笨方法。没弄xilinx了。你就设计一个简单模块,综合一下,看下时序报告。再者将始终做好约束。不知道可行否?!

本回答被提问者采纳
相似回答