AD转换芯片为什么采样频率越高位数越低?为什么不能把采样频率和位数同时做的很高?技术瓶颈在哪?

如题所述

你说的不同的AD可能采用的原理根本就不同,不同的原理自然有不同的限制。硬要说限制的话,一般是die的大小(或许可以叫成本),由寄生电容限制的时钟频率的高低,外界噪声,等等。追问

不考虑成本,能否把ad芯片的采样频率和位数同时做的很高?

温馨提示:内容为网友见解,仅供参考
无其他回答
相似回答