11智能在线
新记
AD转换芯片为什么采样频率越高位数越低?为什么不能把采样频率和位数同时做的很高?技术瓶颈在哪?
如题所述
举报该文章
相关建议 2013-06-07
你说的不同的AD可能采用的原理根本就不同,不同的原理自然有不同的限制。硬要说限制的话,一般是die的大小(或许可以叫成本),由寄生电容限制的时钟频率的高低,外界噪声,等等。
追问
不考虑成本,能否把ad芯片的采样频率和位数同时做的很高?
温馨提示:内容为网友见解,仅供参考
当前网址:
https://11.t2y.org/zz/224pp4f78.html
其他看法
无其他回答
相似回答
大家正在搜
相关问题
AD转换采样频率和分辨率(位数)的区别是什么通俗解释一下。
怎样确定AD采样频率,跟转换时间有关吗。在单片机中如何设置采...
关于A/D转换,AD芯片采样速度和采样频率有什么关系呢?AD...
关于AD转换的时钟和采样频率
12位的AD采样,检测30次谐波,基波频率为50Hz,采样频...
实际应用中ADC的采样频率一般为多少
matlab 信号处理,采样频率fs的设定,与实际AD采样数...